積分梳狀濾波器(CIC,Cascaded Integrator Comb),一般用于數(shù)字下變頻(DDC)和數(shù)字上變頻(DUC)系統(tǒng)。CIC 濾波器結(jié)構(gòu)簡(jiǎn)單,沒(méi)有乘法器,只有加法器、積分器和寄存器,資源消耗少,運(yùn)算速率高,可實(shí)現(xiàn)高速濾波,常用在輸入采樣率最高的第一級(jí),在多速率信號(hào)處理系統(tǒng)中具有著廣泛應(yīng)用。
DDC 主要由本地振蕩器(NCO) 、混頻器、濾波器等組成,如下圖所示。
DDC 將中頻信號(hào)與振蕩器產(chǎn)生的載波信號(hào)進(jìn)行混頻,信號(hào)中心頻率被搬移,再經(jīng)過(guò)抽取濾波,恢復(fù)原始信號(hào),實(shí)現(xiàn)了下變頻功能。
中頻數(shù)據(jù)采樣時(shí),需要很高的采樣頻率來(lái)確保 ADC(模數(shù)轉(zhuǎn)換器)采集到信號(hào)的信噪比。經(jīng)過(guò)數(shù)字下變頻后,得到的基帶信號(hào)采樣頻率仍然是 ADC 采樣頻率,所以數(shù)據(jù)率很高。此時(shí)基帶信號(hào)的有效帶寬往往已經(jīng)遠(yuǎn)小于采樣頻率,所以利用抽取、濾波進(jìn)行數(shù)據(jù)速率的轉(zhuǎn)換,使采樣率降低,避免資源的浪費(fèi)和設(shè)計(jì)的困難,就成為 DDC 不可缺少的一部分。
而采用 CIC 濾波器進(jìn)行數(shù)據(jù)處理,是 DDC 抽取濾波部分最常用的方法。
在 DDC 系統(tǒng)中,輸入的中頻載波信號(hào)會(huì)根據(jù)載波頻率進(jìn)行頻移,得到一個(gè)帶通信號(hào)。如果此時(shí)仍然采用奈奎斯特采樣定理,即采樣頻率為帶通信號(hào)最高頻率的兩倍,那么此時(shí)所需的采樣頻率將會(huì)很高,設(shè)計(jì)會(huì)變的復(fù)雜。此時(shí)可按照帶通采樣定理來(lái)確定抽樣頻率。
帶通采樣定理:一個(gè)頻帶限制在
的連續(xù)帶通信號(hào),帶寬為
。令
,其中 N 為不大于
的最大正整數(shù),如果采樣頻率滿足條件:
則該信號(hào)完全可以由其采樣值無(wú)失真的重建。
當(dāng) m=1 時(shí),帶通采樣定理便是奈奎斯特采樣定理。
帶通采樣定理的另一種描述方式為:若信號(hào)最高頻率為信號(hào)帶寬的整數(shù)倍,采樣頻率只需大于信號(hào)帶寬的兩倍即可,此時(shí)不會(huì)發(fā)生頻譜混疊。
所以,可以認(rèn)為采樣頻率的一半是 CIC 濾波器的截止頻率。
例如一個(gè)帶寬信號(hào)中心頻率為 60MHz,帶寬為 8MHz, 則頻率范圍為 56MHz ~ 64MHz,m 的可取值范圍為 0 ~ 7。取 m=1, 則采樣頻率范圍為 64MHz ~ 112MHz。
取采樣頻率為 80MHz,設(shè) NCO 中心頻率為 20 MHz,下面討論復(fù)信號(hào)頻譜搬移示意圖。
采樣后頻帶分布如下:
-44~ -36MHz 和 36~44MHz 的帶寬信號(hào)是不需要的,可以濾除;-4~4MHz 的零中頻信號(hào)數(shù)據(jù)速率仍然是 80MHz,可以進(jìn)行抽取降低數(shù)據(jù)速率。而 CIC 濾波,就是要完成這個(gè)過(guò)程。
上述復(fù)習(xí)了很多數(shù)字信號(hào)處理的內(nèi)容,權(quán)當(dāng)拋 DDC 的磚,引 CIC 的玉。
設(shè)濾波器抽取倍數(shù)為 D,則單級(jí)濾波器的沖激響應(yīng)為:
對(duì)其進(jìn)行 z 變換,可得單級(jí) CIC 濾波器的系統(tǒng)函數(shù)為:
令
可以看出,單級(jí) CIC 濾波器包括兩個(gè)基本組成部分:積分部分和梳狀部分,結(jié)構(gòu)圖如下:
積分器是一個(gè)單級(jí)點(diǎn)的 IIR(Infinite Impulse Response,無(wú)限長(zhǎng)脈沖沖激響應(yīng))濾波器,且反饋系數(shù)為 1,其狀態(tài)方程和系統(tǒng)函數(shù)分別為:
梳狀器是一個(gè) FIR 濾波器,其狀態(tài)方程和系統(tǒng)函數(shù)分別為:
在積分器之后,還有一個(gè)抽取器,抽取倍數(shù)與梳狀器的延時(shí)參數(shù)是一致的。利用 z 變換的性質(zhì)進(jìn)行恒等變換,將抽取器移動(dòng)到積分器與梳狀器之間,可得到單級(jí) CIC 濾波器結(jié)構(gòu),如下所示。
CIC 濾波器結(jié)構(gòu)變換之前的參數(shù) D 可以理解為梳狀濾波器的延時(shí)或階數(shù);變換之后,D 的含義 變?yōu)槌槿”稊?shù),而此時(shí)梳狀濾波器的延時(shí)為 1,即階數(shù)為 1。
很多學(xué)者會(huì)引入一個(gè)變量 M,表示梳狀器每一級(jí)的延時(shí),此時(shí)梳妝部分的延時(shí)就不為 1 了。那么梳狀器的系統(tǒng)函數(shù)就變?yōu)椋?/p>
其實(shí)把 DM 整體理解為單級(jí)濾波器延時(shí),或者抽取倍數(shù),也都是可以的??赡軐?shí)現(xiàn)的方式或結(jié)構(gòu)不同,但是最后的結(jié)果都是一樣的。本次設(shè)計(jì)中,單級(jí)濾波器延時(shí)都為 M=1,即抽取倍數(shù)與濾波延時(shí)相同。
單級(jí) CIC 濾波器的阻帶衰減較差,為了提高濾波效果,抽取濾波時(shí)往往會(huì)采用多級(jí) CIC 濾波器級(jí)聯(lián)的結(jié)構(gòu)。
實(shí)現(xiàn)多級(jí)直接級(jí)聯(lián)的 CIC 濾波器在設(shè)計(jì)和資源上并不是最優(yōu)的方式,需要對(duì)其結(jié)構(gòu)進(jìn)行調(diào)整。如下所示,將積分器和梳狀濾波器分別移至一組,并將抽取器移到梳狀濾波器之前。先抽取再進(jìn)行濾波,可以減少數(shù)據(jù)處理的長(zhǎng)度,節(jié)約硬件資源。
當(dāng)然,級(jí)聯(lián)數(shù)越大,旁瓣抑制越好,但是通帶內(nèi)的平坦度也會(huì)變差。所以級(jí)聯(lián)數(shù)不宜過(guò)多,一般最多 5 級(jí)。
CIC 濾波器本質(zhì)上就是一個(gè)簡(jiǎn)單的低通濾波器,截止頻率為采樣頻率除以抽取倍數(shù)后的一半。輸入數(shù)據(jù)信號(hào)仍然是 7.5MHz 和 250KHz,采樣頻率 50MHz。抽取倍數(shù)設(shè)置為 5,則截止頻率為 5MHz,小于 7.5MHz,可以濾除 7.5MHz 的頻率成分。設(shè)計(jì)參數(shù)如下:
輸入頻率: 7.5MHz 和 250KHz
采樣頻率: 50MHz
阻帶: 5MHz
階數(shù): 1(M=1)
級(jí)數(shù): 3(N=3)
關(guān)于積分時(shí)中間數(shù)據(jù)信號(hào)的位寬,很多地方給出了不同的計(jì)算方式,計(jì)算結(jié)果也大相徑庭。這里總結(jié)一下使用最多的計(jì)算方式:
其中,D 為抽取倍數(shù),M 為濾波器階數(shù),N 為濾波器級(jí)數(shù)。抽取倍數(shù)為 5,濾波器階數(shù)為 1,濾波器級(jí)聯(lián)數(shù)為 3,取輸入信號(hào)數(shù)據(jù)位寬為 12bit,對(duì)數(shù)部分向上取整,則積分后數(shù)據(jù)不溢出的中間信號(hào)位寬為 21bit。
為了更加寬裕的設(shè)計(jì),濾波器階數(shù)如果理解為未變換結(jié)構(gòu)前的多級(jí) CIC 濾波器直接型結(jié)構(gòu),則濾波器階數(shù)可以認(rèn)為是 5,此時(shí)中間信號(hào)最大位寬為 27bit。
根據(jù)輸入數(shù)據(jù)的有效信號(hào)的控制,積分器做一個(gè)簡(jiǎn)單的累加即可,注意數(shù)據(jù)位寬。
//3 stages integrator
module integrator
#(parameter NIN = 12,
parameter NOUT = 21)
(
input clk ,
input rstn ,
input en ,
input [NIN-1:0] din ,
output valid ,
output [NOUT-1:0] dout) ;
reg [NOUT-1:0] int_d0 ;
reg [NOUT-1:0] int_d1 ;
reg [NOUT-1:0] int_d2 ;
wire [NOUT-1:0] sxtx = {{(NOUT-NIN){1'b0}}, din} ;
//data input enable delay
reg [2:0] en_r ;
always @(posedge clk or negedge rstn) begin
if (!rstn) begin
en_r <= 'b0 ;
end
else begin
en_r <= {en_r[1:0], en};
end
end
//integrator
//stage1
always @(posedge clk or negedge rstn) begin
if (!rstn) begin
int_d0 <= 'b0 ;
end
else if (en) begin
int_d0 <= int_d0 + sxtx ;
end
end
//stage2
always @(posedge clk or negedge rstn) begin
if (!rstn) begin
int_d1 <= 'b0 ;
end
else if (en_r[0]) begin
int_d1 <= int_d1 + int_d0 ;
end
end
//stage3
always @(posedge clk or negedge rstn) begin
if (!rstn) begin
int_d2 <= 'b0 ;
end
else if (en_r[1]) begin
int_d2 <= int_d2 + int_d1 ;
end
end
assign dout = int_d2 ;
assign valid = en_r[2];
endmodule
抽取器設(shè)計(jì)時(shí),對(duì)積分器輸出的數(shù)據(jù)進(jìn)行計(jì)數(shù),然后間隔 5 個(gè)數(shù)據(jù)進(jìn)行抽取即可。
module decimation
#(parameter NDEC = 21)
(
input clk,
input rstn,
input en,
input [NDEC-1:0] din,
output valid,
output [NDEC-1:0] dout);
reg valid_r ;
reg [2:0] cnt ;
reg [NDEC-1:0] dout_r ;
//counter
always @(posedge clk or negedge rstn) begin
if (!rstn) begin
cnt <= 3'b0;
end
else if (en) begin
if (cnt==4) begin
cnt <= 'b0 ;
end
else begin
cnt <= cnt + 1'b1 ;
end
end
end
//data, valid
always @(posedge clk or negedge rstn) begin
if (!rstn) begin
valid_r <= 1'b0 ;
dout_r <= 'b0 ;
end
else if (en) begin
if (cnt==4) begin
valid_r <= 1'b1 ;
dout_r <= din;
end
else begin
valid_r <= 1'b0 ;
end
end
end
assign dout = dout_r ;
assign valid = valid_r ;
endmodule
梳狀濾波器就是簡(jiǎn)單的一階 FIR 濾波器,每一級(jí)的 FIR 濾波器對(duì)數(shù)據(jù)進(jìn)行一個(gè)時(shí)鐘延時(shí),然后做相減即可。因?yàn)橄禂?shù)為 ±1,所以不需要乘法器。
module comb
#(parameter NIN = 21,
parameter NOUT = 17)
(
input clk,
input rstn,
input en,
input [NIN-1:0] din,
input valid,
output [NOUT-1:0] dout);
//en delay
reg [5:0] en_r ;
always @(posedge clk or negedge rstn) begin
if (!rstn) begin
en_r <= 'b0 ;
end
else if (en) begin
en_r <= {en_r[5:0], en} ;
end
end
reg [NOUT-1:0] d1, d1_d, d2, d2_d, d3, d3_d ;
//stage 1, as fir filter, shift and add(sub),
//no need for multiplier
always @(posedge clk or negedge rstn) begin
if (!rstn) d1 <= 'b0 ;
else if (en) d1 <= din ;
end
always @(posedge clk or negedge rstn) begin
if (!rstn) d1_d <= 'b0 ;
else if (en) d1_d <= d1 ;
end
wire [NOUT-1:0] s1_out = d1 - d1_d ;
//stage 2
always @(posedge clk or negedge rstn) begin
if (!rstn) d2 <= 'b0 ;
else if (en) d2 <= s1_out ;
end
always @(posedge clk or negedge rstn) begin
if (!rstn) d2_d <= 'b0 ;
else if (en) d2_d <= d2 ;
end
wire [NOUT-1:0] s2_out = d2 - d2_d ;
//stage 3
always @(posedge clk or negedge rstn) begin
if (!rstn) d3 <= 'b0 ;
else if (en) d3 <= s2_out ;
end
always @(posedge clk or negedge rstn) begin
if (!rstn) d3_d <= 'b0 ;
else if (en) d3_d <= d3 ;
end
wire [NOUT-1:0] s3_out = d3 - d3_d ;
//tap the output data for better display
reg [NOUT-1:0] dout_r ;
reg valid_r ;
always @(posedge clk or negedge rstn) begin
if (!rstn) begin
dout_r <= 'b0 ;
valid_r <= 'b0 ;
end
else if (en) begin
dout_r <= s3_out ;
valid_r <= 1'b1 ;
end
else begin
valid_r <= 1'b0 ;
end
end
assign dout = dout_r ;
assign valid = valid_r ;
endmodule
按信號(hào)的流向?qū)⒎e分器、抽取器、梳狀器分別例化,即可組成最后的 CIC 濾波器模塊。
梳狀濾波器的最終輸出位寬一般會(huì)比輸入信號(hào)小一些,這里取 17bit。當(dāng)然輸出位寬完全可以與輸入數(shù)據(jù)的位寬一致。
module cic
#(parameter NIN = 12,
parameter NMAX = 21,
parameter NOUT = 17)
(
input clk,
input rstn,
input en,
input [NIN-1:0] din,
input valid,
output [NOUT-1:0] dout);
wire [NMAX-1:0] itg_out ;
wire [NMAX-1:0] dec_out ;
wire [1:0] en_r ;
integrator #(.NIN(NIN), .NOUT(NMAX))
u_integrator (
.clk (clk),
.rstn (rstn),
.en (en),
.din (din),
.valid (en_r[0]),
.dout (itg_out));
decimation #(.NDEC(NMAX))
u_decimator (
.clk (clk),
.rstn (rstn),
.en (en_r[0]),
.din (itg_out),
.dout (dec_out),
.valid (en_r[1]));
comb #(.NIN(NMAX), .NOUT(NOUT))
u_comb (
.clk (clk),
.rstn (rstn),
.en (en_r[1]),
.din (dec_out),
.valid (valid),
.dout (dout));
endmodule
testbench 編寫如下,主要功能就是不間斷連續(xù)的輸入 250KHz 與 7.5MHz 的正弦波混合信號(hào)數(shù)據(jù)。輸入的混合信號(hào)數(shù)據(jù)也可由 matlab 生成,具體過(guò)程參考《并行 FIR 濾波器設(shè)計(jì)》一節(jié)。
module test ;
parameter NIN = 12 ;
parameter NMAX = 21 ;
parameter NOUT = NMAX ;
reg clk ;
reg rstn ;
reg en ;
reg [NIN-1:0] din ;
wire valid ;
wire [NOUT-1:0] dout ;
//=====================================
// 50MHz clk generating
localparam T50M_HALF = 10000;
initial begin
clk = 1'b0 ;
forever begin
# T50M_HALF clk = ~clk ;
end
end
//============================
// reset and finish
initial begin
rstn = 1'b0 ;
# 30 ;
rstn = 1'b1 ;
# (T50M_HALF * 2 * 2000) ;
$finish ;
end
//=======================================
// read cos data into register
parameter SIN_DATA_NUM = 200 ;
reg [NIN-1:0] stimulus [0: SIN_DATA_NUM-1] ;
integer i ;
initial begin
$readmemh("../tb/cosx0p25m7p5m12bit.txt", stimulus) ;
i = 0 ;
en = 0 ;
din = 0 ;
# 200 ;
forever begin
@(negedge clk) begin
en = 1 ;
din = stimulus[i] ;
if (i == SIN_DATA_NUM-1) begin
i = 0 ;
end
else begin
i = i + 1 ;
end
end
end
end
cic #(.NIN(NIN), .NMAX(NMAX), .NOUT(NOUT))
u_cic (
.clk (clk),
.rstn (rstn),
.en (en),
.din (din),
.valid (valid),
.dout (dout));
endmodule // test
由下圖仿真結(jié)果可知,經(jīng)過(guò) CIC 濾波器后的信號(hào)只有一種低頻率信號(hào)(250KHz),高頻信號(hào)(7.5MHz)被濾除了。
但是波形不是非常完美,這與設(shè)計(jì)的截止頻率、數(shù)據(jù)不是持續(xù)輸出等有一定關(guān)系。
此時(shí)發(fā)現(xiàn),積分器輸出的數(shù)據(jù)信號(hào)也非常的不規(guī)則,這與其位寬有關(guān)系。
為了更好的觀察積分器輸出的數(shù)據(jù),將其位寬由 21bit 改為 34bit,仿真結(jié)果如下。
此時(shí)發(fā)現(xiàn),CIC 濾波器的數(shù)據(jù)輸出并沒(méi)有實(shí)質(zhì)性的變化,但是積分器輸出的數(shù)據(jù)信號(hào)呈現(xiàn)鋸齒狀,也稱之為梳狀。這也是梳狀濾波器名字的由來(lái)。
點(diǎn)擊這里下載源碼
更多建議: